DE0732 Integrālo shēmu izstrāde 2.daļa

Kods DE0732
Nosaukums Integrālo shēmu izstrāde 2.daļa
Statuss Obligātais/Ierobežotās izvēles
Līmenis un tips Augstākā līmeņa, Akadēmiskais
Tematiskā joma Elektronika un telekomunikācijas
Struktūrvienība Datorzinātnes, informācijas tehnoloģijas un enerģētikas fakultāte
Mācībspēks Māris Tērauds, Mihails Pudžs
Kredītpunkti 3.0
Daļas 1
Anotācija Studiju kurss turpina RTR702 studiju kursa tematiku, iepazīstina studentus ar integrālo shēmu izstrādes pamatprincipiem: teorētiski – lekciju laikā, praktiski – laboratorijas darbu laikā. .
Lekcijās un praktisko darbu laikā tiek apskatīti komplicētie čipu izveides jautājumi: jaudas minimizācija, drošums (robustness), kā arī jaukto (analogi-digitālo) čipu izveides slāņu dizaini, parazītiskie efekti. CADENCE ir profesionālais instruments priekš integrālo shēmu (čipu) pilnvērtīgas izstrādes automatizācijas un testēšanas dažādos līmeņos..
Studiju kursa saturs
Saturs Pilna un nepilna laika klātienes studijas Nepilna laika neklātienes studijas
Kontaktstundas Patstāvīgais darbs Kontaktstundas Patstāvīgais darbs
CMOS mikroshēmas dizaina veidošanas pamatetapi. 2 3 0 0
Advancētais dizains analogai integrālai shēmai. 4 6 0 0
Integrālas shēmas patērētā jauda un tās minimizācija. 2 3 0 0
Dizaina robustums. 4 6 0 0
Analogas, ciparu un jauktās mikroshēmas izveides īpatnības. 2 3 0 0
1.prakt.darbs Parametriskā analīze. 2 3 0 0
2.prakt.darbs Noturības analīze. 2 3 0 0
3.prakt.darbs Monte-Karlo analīze. 2 3 0 0
4.prakt.darbs Izveidotās shēmas optimizācija. 2 3 0 0
5.prakt.darbs Lietderības koeficienta optimizācija. 2 3 0 0
6.prakt.darbs Ar dizainu saistītie efekti. 2 3 0 0
7.prakt.darbs Maršrutēšanas izaicinājumi. 2 3 0 0
8.prakt.darbs. Čipa izveide. 4 6 0 0
Kopā: 32 48 0 0
Mērķis un uzdevumi, izteikti
kompetencēs un prasmēs
Studiju kursa mērķis ir iemācīt teorētiski un praktiski projektēt "labas", kvalitatīvas integrālās shēmas, spēt analizēt shēmas robustumu pirms izgatavošanas , izmantojot CADENCE programmatūru. Studiju kursa uzdevumi: iepazīstināt ar CADENCE vai līdzīgu programmatūru; attīstīt spēju darboties ar CADENCE vai līdzīgu programmatūru; veicināt patstāvīgu interesi noslēguma darba izstrādē šajā mikroelektronikas tematikā.
Sasniedzamie studiju
rezultāti un to vērtēšana
Spēj veikt izveidotās mikroshēmas dizaina centrēšanu (Spēj darboties ar Virtuoso paketes parametrisko, noturības, Monte-Karlo, optimizācijas un lietderības koeficienta uzlabošanas analīzes simulātoriem). - Laboratorijas darbi.
Saprot kas ir integrālas shēmas patērējamā jauda un kā to minimizēt. - Gala pārbaudes darbs.
Spēj pielietot CADENCE Virtuoso paketi integrālo shēmu izstrādei. - Laboratorijas darbi. Gala pārbaudes darbs..
Spēj analizēt, prognozēt un uzlabot shēmas drošumu pirms izgatavošanas. - Laboratorijas darbi.
Studiju rezultātu vērtēšanas kritēriji
Izstrādāti laboratorijas darbi, noformētas atskaites - 50%
Gala pārbaudes darbs (laboratorijas darbu esamība ir obligāts nosacījums) - 50%
 
Priekšzināšanas Integrālo shēmu izveidošanas pamatjautājumi, pieredze darbam ar Cadence Virtuoso.
Studiju kursa plānojums
Daļa KP Stundas Pārbaudījumi
Lekcijas Prakt. d. Lab. Ieskaite Eksāmens Darbs
1 3.0 16.0 16.0 0.0 *

Pieteikties uz šo kursu

[Kursa apraksts PDF formātā]